1. 株式会社PALTEK
  2. TECHブログ
  3. セミナー
  4. 【12/3開催・無料】放射線に強い回路をどう作る?Precision HiRel活用事例の紹介

TECHブログ

【12/3開催・無料】放射線に強い回路をどう作る?Precision HiRel活用事例の紹介

【12/3開催・無料】放射線に強い回路をどう作る?Precision HiRel活用事例の紹介
ウェビナー

宇宙空間や高高度領域では、電子機器が放射線の影響を受けやすく、誤動作を防ぐ回路の仕組みが不可欠です。

本ウェビナーでは、Precision HiRelが提供するTriple Modular Redundancy(TMR)やSafe FSM合成などの機能を活用し、FPGA回路の放射線耐性を高める設計手法をご紹介します。

ウェビナー概要

開催日時 2025年12月3日(水)13:30~14:30
講師 シーメンスEDAジャパン株式会社 長南 純一 氏
受講費用 無料
会議室などで複数名での受講をご希望される方は、人数分のお申込みが必要となります。
開催方法 ウェビナー形式(チャット機能によりリアルタイムで質疑応答可能です。)
ウェビナーツール「Zoom」を利用します。
参加方法 開催前日までにお申込みいただいた方へは、ウェビナー入場用のURLを別途メールにてお知らせいたします。
メールが届かない場合は、迷惑メールフォルダをご確認いただくか、お問い合わせフォームよりご連絡ください。
備考
競合製品取り扱い企業様のお申込みについては、お断りする場合がありますので予めご了承ください。
個人およびフリーメールアドレスによるお申込みはお断りしています。
受付締切 2025年12月2日(火)12:00

こちらのウェビナーは
受付を終了しました