
【Vivado®で使用するXDCファイルの基本的な記述例】第1回 端子配置設定、クロック設定編
このブログでは、Vivado® ML Editionで使用する、「XDCファイル」の基本的な記述について解説します。 XDCとは、Xil...
このブログでは、Vivado® ML Editionで使用する、「XDCファイル」の基本的な記述について解説します。 XDCとは、Xil...
Simulink®モデルのパラメータ値をいろいろと変えてシミュレーションを実行したい場合に、「パラメータ設定」、「シミュレーション実行」...
皆さまこんにちは!TEPPE-AIです! コロナウイルスの猛威、なかなか収まりませんね・・・ 色々と制限をかけられている世の中ですが、何...
FPGAや適応型SoCでの開発においてソースコードを公開したくない場合… そのようなときのために、Xilinx社Vivado® Desi...
近年、リチウムイオンバッテリは電気自動車の動力源をはじめ様々な分野でキーパーツの一つとして利用されています。こうした流れの中で、開発の段...
VCK190 評価キットのシリーズの第1弾はこちら【Versal ACAP】 Versal™ AI コア シリーズ VCK190 評価キ...
2021年7月、PALTEKは株式会社フジテレビジョン(以下フジテレビ)、KDDI株式会社(以下KDDI)と共同でAWS Wavelen...
みなさんこんにちは いつの頃からFPGAや適応型SoCもピン数が多いデバイスが増えてきました。 回路設計で新しい部品を使う場合、回路を描...
Jay. K 「Design and Verification Landscape 2020Vol4 – アサーション検証のすすめ〜パー...
Jay. K 商用のアサーション検証ツールが発売されたのが2001年の4月、今年で20年にもなるが、一体どのくらいの設計者/検証者または...
Abdelouahab Ayari、Sukriti Bisht、Sulabh Kumar Khare Ashish Hari、Kurt ...
Chris Giles – Mentor, A Siemens Business 目次 はじめに 増え続けるシステム障害の重大要因となっ...
メモリ基本講座「DDR5とは何ぞや?(1) ~DDR5で何が変わる?~」では、DDR5の特長、DDR4とDDR5の違いについて紹介しまし...
― 文:MathWorks Japan プリンシパルHDLプロダクトスペシャリスト 松本 充史 氏 目次 モデルベースデザイン(モデルベ...
ダイオードやトランジスタ、MOSFETなどのディスクリート部品を使った具体的な回路例をお伝えする「アナログ回路豆知識」。 今回は、「ツェ...
高速処理に対応するモデルをFPGAやAdaptive SoCに組込むHILSのシステムを構築する場合、プラントモデルをHDL化する必要が...
目次 DDR5 SDRAMとは? DDR5とDDR4の性能比較 おまけ DDR5 SDRAMとは? 次世代のハイエンドPCやサーバーを主...
高速処理に対応するモデルをFPGAやAdaptive SoCに組込むHILSのシステムを構築する場合、プラントモデルをHDL化する必要が...
2019年6月にVersal ACAP(Adaptive Compute Acceleration Platform)が発表され、202...
― 月刊ニューメディア2021年3月号掲載記事 日本で早期にSRTの提供を開始したPALTEKはSRTを使った新サービスである「映像伝送...
Zynq™ UltraScale+™ MPSoC リモートアップデートについて
【7/11開催・無料ウェビナー】RISC-V最前線:RISC-VデザインセンターとC2RTL高位設計メソドロジーによるRISC-Vアクセラレータ開発
【7/16開催・無料ウェビナー】知っていると楽しい半導体設計の世界<前編>〜半導体設計者のためのRTL設計の歴史と進化〜
設計と検証に関する生成AI / LLM活用の議論(Design and Verification LANDSCAPE 2024-Vol2)
SystemVerilogにおけるレースコンディション(Design and Verification LANDSCAPE 2024-Vol1)